

# DSP: Processeurs de Traitement du Signal

Ch1: Généralité & Arithmétique des DSPs

# Chapitre 1

- →1. généralité
  - 2. Représentation en virgule fixe
  - 3. Codage en virgule flottante
  - 4. Codage Virgule fixe Vs codage virgule flottante

## Classification des signaux



#### Traitement numérique du signal

Pourquoi faire du traitement numérique du signal ?

Les principaux avantages du calcul numérique par rapport au calcul analogique s'appliquent aussi au traitement du signal. On a par exemple :

- Grande résistance aux bruits:
- variations des tensions d'alimentation
- variations de température
- interférences électromagnétiques (EMI)
- □Précision arbitraire
- ☐Stabilité dans le temps
- ■Stockage des données sans dégradation
- □ Duplication des valeurs sans altération
- ■Programmation flexible
- □Développement rapide

## Traitement numérique du signal

#### Exemples d'applications:

- □Radars et sonars
- ☐(Télé)communications :
- modems
- Réseaux
- téléphones cellulaires
- □Disques durs
- ■Appareils audio
- lecteurs CD, DVD, MP3. . .
- prothèses auditives
- Synthétiseurs
- reconnaissance de la parole
- UVidéo
- Automobile
- Robotique

#### Exemples d'algorithmes:

- Filtrage
- ■Transformées
- ■Codage/décodage
- □Compression/décompression
- □Cryptage/décryptage
- Contrôle
- □Reconnaissance de la parole
- ■Synthèse de signaux
- □Elimination d'échos
- ☐ Estimation spectrale

# Equations des algorithmes

| Algorithm                           | Equation                                                                                   |  |  |
|-------------------------------------|--------------------------------------------------------------------------------------------|--|--|
| Finite Impulse Response<br>Filter   | $y(n) = \sum_{k=0}^{M} a_k x(n-k)$                                                         |  |  |
| Infinite Impulse Response<br>Filter | $y(n) = \sum_{k=0}^{M} a_k x(n-k) + \sum_{k=1}^{N} b_k y(n-k)$                             |  |  |
| Convolution                         | $y(n) = \sum_{k=0}^{N} x(k)h(n-k)$                                                         |  |  |
| Discrete Fourier Transform          | $X(k) = \sum_{n=0}^{N-1} x(n) \exp[-j(2\pi / N)nk]$                                        |  |  |
| Discrete Cosine Transform           | $F(u) = \sum_{x=0}^{N-1} c(u) \cdot f(x) \cdot \cos \left[ \frac{\pi}{2N} u(2x+1) \right]$ |  |  |

## Filtres RIF (non récursif)

$$y[n] = \sum_{k=0}^{N-1} b_k \cdot x[n-k]$$

N = Nombre de coefficients (ordre du filtre)  $b_k = Coefficients de la fonction de transfert du filtre$ 



- Les filtres RIF sont forcément stables (peu importe les coefficients utilisés).
- La complexité d'un filtre RIF est moindre que celle d'un filtre RII du même ordre.
- Les filtres RIF sont moins sensibles aux erreurs de quantification que les filtres RII (pas de récursivité empêche les erreurs cumulatives)

## Filtre RII (récursif)

$$y[n] = \sum_{k=0}^N b_k \cdot x[n-k] - \sum_{k=1}^M a_k \cdot y[n-k]$$

- Les filtres RII ne sont pas forcément stables (la stabilité dépend de la position des pôles dans le plan complexe);
- Plus de calculs par rapport à un filtre RIF de même niveau ;
  - Ils sont plus sensibles aux erreurs de quantification (La récursivité peut générer des erreurs cumulatives);
- Il est plus sélectif qu'un filtre RIF du même ordre, c'est-à-dire que la transition entre la bande passante et la bande rejetée est plus rapide.



## Traitement numérique du signal



De quelles solutions dispose-t-on pour effectuer ce travail?



#### Filtre anti-repliement

- Phénomène de repliement spectral ou aliasing:
- •Si la fréquence d'entrée f est supérieure à fs/2 (fs est la fréquence d'échantillonnage)
- •Solution: ne pas injecter à l'entrée de l'échantillonneur de signal dépassant la valeur critique fs/2
- □Éviter le repliement spectral:
- •Filtrage du signal analogique par un filtre passe-bas (appelé filtre antirepliement ou anti-aliasing) avant son injection dans l'échantillonneur.
- •Filtre anti-repliement idéal: pente infinie
- •Filtre anti-repliement réel: pente finie induisant le passage d'une partie du spectre au delà de la fréquence critique. D'où la présence d'un repliement spectral local.

#### Echantillonnage

L'échantillonnage idéal prélève des échantillons à la cadence T<sub>e</sub> de façon instantanée.



 $T_e$  est la période d'échantillonnage,  $F_e=rac{1}{T_e}$  est la fréquence d'échantillonnage.

Le signal échantillonné est :

$$x_d(t) = \sum_{n \in \mathbb{Z}} x(nT_e)\delta(t - nT_e)$$

Un disque CD (Compact Disc) utilise une fréquence d'échantillonnage de 44 kHz.

## Echantillonnage et périodisation

Échantillonnage temporel <=> périodisation en fréquence



Pour éviter une superposition des spectres élémentaires il est nécessaire d'imposer <u>le théorème de Shannon</u>

$$F_e/2 \ge F_{max} \rightarrow F_e \ge 2 \times F_{max}$$

## Repliement de spectre dans le domaine fréquentiel



Pour éviter le repliement de spectre on élimine les fréquences contenues dans le signal analogique supérieures à F<sub>e</sub>/2

#### Quantification:

- Quantification du signal
- □En sortie d'un échantillonneur bloqueur: signal analogique
- □Conversion assurée par un circuit appelé convertisseur analogique numérique: numérisation du signal
- □ Transformation d'une valeur analogique d'entrée (tension ou courant) en un mot binaire codée sur n bits (n est un paramètre important dans un convertisseur: résolution)
- □Erreur de quantification maximale: exemple
- •Les 8 bits donnent une résolution de 256 mots binaires possibles
- •Erreur de quantification maximale du convertisseur est: 1/256 par pas

#### Quantification



Quantification: rapport signal sur bruit



Source du bruit dans un filtre



- Bruit de quantification associé à l'entrée

Bruit lié au recadrage •



 Biais lié au codage des coefficients , - Bruit lié au recadrage •

o Source du bruit dans un filtre



Puissance du bruit en sortie

#### Quantification arrondi:





#### **Spécialisation**

- ASIC: Application Specific Integrated Circuit
- □ ASSP: Application Specific Standard Product
- ☐ FPGA: Field Programmable Gate Array

| Le processeur généraliste (GPP):                                                          |
|-------------------------------------------------------------------------------------------|
| □ Cout relativement élevé                                                                 |
| ☐ Forte consommation électrique                                                           |
| □ Bonne performances en calcul numérique: certains surpassent les DSPs en puissance brute |
| GPP moins bon que les DSPs pour:                                                          |
| ☐ La consommation électrique                                                              |
| ☐ La gestion des entrées-sorties                                                          |
| □ Le prix                                                                                 |
| Le microcontroleur:                                                                       |
| □ Faible cout                                                                             |
| ■ Mémoire limitée                                                                         |
| □ Peu adapté aux signaux numériques                                                       |
| ☐ Adapté aux taches de contrôle                                                           |
| Programmation bas niveau                                                                  |

- ASIC/ASSP (Application Specific....)
- Circuit intégré dédié à une application
  - -dans une entreprise: ASIC
  - pour un marché (ex: téléphone):ASSP
- Ne sont pas programmables
- Mise en œuvre complexe et longue
- Cout élevé
- FPGA: sorte d'ASIC programmable

- Caractéristiques classiques des DSP
- Chemin de données organisé pour traitement du signal
- Jeu d'instructions spécialisé
- Plusieurs mémoire et plusieurs bus
- Modes d'adressage spécifiques
- Périphériques spéciaux pour le traitement du signal
- Augmentation du parallélisme

- Caractéristiques classiques des DSP
- Augmentation du parallélisme
  - Calculs
    - Unités de calcul en parallèle
  - Mémoire à accès multiples
    - Lecture/Écriture de plusieurs données simultanément
  - Pipeline
    - Découpage des instructions de façon à les exécuter à intervalles plus rapprochés

|                           | ASIC        | FPGA   | GPP     | DSP                |
|---------------------------|-------------|--------|---------|--------------------|
| Performance               | Très élevée | élevée | moyenne | Moyen-élevée       |
| Flexibilité               | Très faible | élevée | élevée  | élevée             |
| Consommation énergétique  | Très faible | faible | moyenne | faible-<br>moyenne |
| Temps de<br>développement | Long        | moyen  | court   | court              |

#### Le TNS:besoins

- Cahier des charges:
- 1. Calculs rapides
- 2. Contraintes temps réel (entrées/sorties à débit fixe)
- 3. Contraintes systèmes embarqués (taille limitée, faible consommation d'énergie)
- 4. Production de masse



Les DSPs ont une architecture matérielle et logicielle dédiée permettant de répondre à ces besoins

## Contrainte temps réel

- Contrainte de temps réel
- Ex: taux d'échantillonnage 48kHz
  T<sub>e</sub> = 20.833 μs , Période d'échantillonnage



#### Limites de DSP

- □ Taux d'échantillonnage
- La bande passante d'un système DSP est limitée par la fréquence d'échantillonnage du CAN et les périphériques matériels.
- L'application peut être trop complexe pour être réalisée en temps réel
- Erreurs de quantification et arithmétiques
- Les algorithmes DSP sont implémentés en utilisant un nombre fixe de bits avec une précision et une plage dynamique limitées

#### C'est quoi un DSP?

#### un peu d'histoire!!

- Les DSP ont été initialement développés pour des applications de radars militaires et de télécommunications cryptées dans les années 70.
- □C'est Texas Instruments® qui en 1978 introduit un DSP pour la synthèse de la voix pour des applications très grand public. Il aura fallu 15 ans supplémentaires pour que les DSP deviennent des composants incontournables de l'électronique grand public.

#### Des microprocesseurs aux DSPs

- □Le premier ordinateur électronique qui a vu le jour est 'ENIAC(Electronical Numerical Integrator And Calculator)
- Inconvénients de cette machine: lourdeur de programmation et complexité.
- □Elle dispose de 2 mémoires séparées: une pour les données et l'autre pour les instructions du programme → Proposition de John Von Neumann: une seule mémoire centrale afin de simplifier la structure de l'ENIAC.

#### C'est quoi un DSP?

#### RISC/CISC:

- □CISC (Complex Instruction Set Computer): décomposition de chaque instruction en une suite d'opérations simples permises par le circuit interne du processeur
- •Exemple: le noyau du processeur 8032 requiert 12 cycles machines par instruction. Certaines instructions, comme la multiplication, peuvent ainsi demander 36 cycles machines
- •Problème principal: le calcul de la charge logicielle du processeur est très difficile du fait de la très large variabilité du nombre de cycles nécessaires pour l'exécution d'une instruction
- •Besoin des applications « temps réel »: on ne dispose que d'un laps de temps donné pour réaliser certains calculs (ex: algorithme de traitement audionumérique en temps réel)
- □RISC (Reduced Instruction Set Computer)
- •Exécution d'une instruction en un seul cycle d'horloge suite à l'optimisation du silicium afin de restreindre le jeu d'instruction

#### C'est quoi un DSP?

- □Un DSP est un microprocesseur RISC dont la structure et le jeu d'instructions sont optimisés pour une exécution la plus rapide possible des algorithmes de traitement du signal
- □Un DSP exécute une instruction en un cycle d'horloge (1 opération = 1instruction)
- Les DSPs réalisent 4 principaux types de calculs pour lesquels ils doivent être optimisés:
- Arithmétique/Logique: +,-, binaires
- Décalage logiques et arithmétiques lors de l'alignement des virgules
- •Multiplication: opération assez courante en traitement du signal. Les DSPs disposent d'un multiplicateur câblé afin d'assurer l'exécution la plus rapide que possible
- •Adressage: besoin d'avoir des accès spécifiques aux données en mémoire avec le minimum d'opérations depuis l'UAL

#### Profils d'utilisation du DSP

- Embarqué
  - Faible coût unitaire
  - Faible consommation : part importante de la consommation pour la mémoire
  - Architecture limitée au strict nécessaire
  - Temps réel

- Haute performance
  - Puissance : Calcul intensif
  - Parallélisme
    - Multiplication des unités de calcul internes
    - Interfaces multi-DSP
  - Interface avec un ordinateur hôte

#### Applications des DSP

#### Communications

- ☐ Filaire (xDSL, câble)
- Sans fil (cellulaires, télévision numérique, radio numérique)
- Modem
- □ Cryptage

#### Audio

- Mixage et effets
- □ Suppression de bruit
- □ Annuleur d'echo

#### Image / vidéo

- □ Compression/Codage
- Composition
- □ Traitement

#### Militaire

- ☐ Imagerie : radar, sonar...
- Cryptographie
- ☐ Guidage de missiles

#### Applications des DSP

- Automatisation
  - ☐ Commande de machines
  - □ Contrôle de moteurs
  - □ Robots

- Electronique Automobile
  - Contrôle du moteur
  - ☐ Assistance au freinage
  - ☐ Aide à la navigation
  - Commandes vocales

- Biomédical
  - □ Équipements de monitoring
    - Signaux biophysiques
    - ElectroEncéphaloGramme (EEG)
    - ElectroCardioGramme (ECG)
  - □ Radiographie
- Instrumentation
  - □ Analyseurs de spectre
  - □ Générations de fonctions
  - Analyseurs de régimes transitoires

#### Principaux constructeurs de DSP



# Chapitre 1

- 1. Généralité
- 2. Représentation en virgule fixe
  - 3. Codage en virgule flottante
  - 4. Codage Virgule fixe Vs codage virgule flottante



- Les DSP à virgule fixe: 16, 20, 24 bits
  - Les données sont représentées comme étant des nombres fractionnaires à virgule fixe, (exemple -1.0 à +1.0), ou comme des entiers classiques.
  - La représentation de ces nombres fractionnaires s'appuie sur la méthode du «complément à deux».
  - Permet facilement l'addition binaire de nombres positifs et négatifs.
- Les DSP à virgule flottante: 32 bits
  - Les données sont représentées en utilisant une mantisse et un exposant.
  - La représentation de ces nombres s'effectue selon la formule suivante :

 $n = signe mantisse 2^{exposant}$ 

■ Généralement, la mantisse est un nombre fractionnaire (-1.0 à +1.0), et l'exposant est un entier indiquant la place de la virgule en base 2.

- □La représentation des nombres doit répondre à deux exigences contradictoires:
  - Précision: intervalle entre deux rationnels codés
    - doit être le plus petit possible
  - Dynamique: rapport entre le plus grand rationnel et le plus petit rationnel codés
    - doit être la plus étendue possible
- □ Dans ce contexte les unités de calcul des DSP travaillent
  - soit en format fixe
  - soit en format flottant

#### Virgule fixe ou virgule flottante?

- Les profiles d'application nécessitant un processeur flottant sont :
  - Haute précision: Dans le cas d'un entier, le FLP (Floating-Point) a une plus grande précision plus que dans le cas d'un nombre réel
  - Dynamique importante: L'exponentiation augmente considérablement la plage dynamique
- Les inconvénients du DSP flottant sont :
  - Consommation
  - Hardware plus complexe, coût élevé
  - Moins performant que le DSP à virgule fixe
- 95% des DSP sont en virgule fixe.

#### Représentation du nombre fractionnaire binaire



Representation rationnelle du nombre binaire:  $\sum_{k=-j}^{i} b_k \cdot 2^k$ 

#### Conversion binaire-décimale

- $23.47_{10} = 2 \times 10^1 + 3 \times 10^0 + 4 \times 10^{-1} + 7 \times 10^{-2}$

#### Conversion décimale-binaire

☐ Ecrire le nombre comme la somme des puissances de 2

$$0.8125_{10} = 0.5 + 0.25 + 0.0625 = 2^{-1} + 2^{-2} + 2^{-4} = 0.1101_2$$

□ Algorithme: Multiplier à plusieurs reprises la fraction par deux jusqu'à ce que la fraction devient nulle.

#### Représentation en Complément à 2

$$x = -2^m S + \sum_{i=-n}^{m-1} b_i 2^i$$

#### Exemple1:

$$= 2^6 + 2^4 + 2^1 + 2^0 = 64 + 16 + 2 + 1 = 83$$

#### Exemple2:

$$= -2^7 + 2^5 + 2^3 + 2^2 = -128 + 32 + 8 + 4 = -84$$

| $2^{N-1}-1$ |
|-------------|
|-------------|

Nombre **positif**: codé comme un binaire naturel

Nombre **négatif**: Inversion des bits puis ajout de 1

|   | 7 | N   | _ | 1 |
|---|---|-----|---|---|
| _ | Z | - • |   | _ |

| Nombre | Codage |   |   |
|--------|--------|---|---|
| 3      | 0      | 1 | 1 |
| 2      | 0      | 1 | 0 |
| 1      | 0      | 0 | 1 |
| 0      | 0      | 0 | 0 |
| -1     | 1      | 1 | 1 |
| -2     | 1      | 1 | 0 |
| -3     | 1      | 0 | 1 |
| -4     | 1      | 0 | 0 |
|        |        |   |   |
|        | Signe  |   | 9 |

#### Calcul à Virgule fixe: codage des réels

Format a virgule fixe : le format Qk





·Aussi appelée représentation en "format fixe"

#### Définition "format $Q_k$ ":

La représentation  $Q_k$  du réel x correspond à la représentation complément à 2 (C2) de l'entier y tel que:

 $y = \text{round}(2^k x)$ 

#### Propriétés:

- ☐ Partie fractionnaire codée sur *k* bits
- ☐ Partie entière codée sur *N-k* bits en C2 (dont 1 bit de signe dans le cas des nombres signés)

 $Q_0$  désigne le cas particuler des entiers signés en C2

Exemple: Le binaire 01011101 peut représenter :

 $Q_2$ : 23.25

 $Q_4$ : 5.8125

 $Q_7$ : 0.7265625



- m: distance (en nombre de bits) entre la position du bit le plus significatif  $p_{MSB}$  et la position de la virgule  $p_v$
- K: distance entre la position de la virgule  $p_v$  et la position du bit le moins significatif  $p_{LSB}$



#### Exercice d'application:

Donnez la représentation en virgule fixe des formats (N,m,k) suivants: (5, 7, -3); (6,-2,7); (9, 0, 8); (7, 3, 3)

- $\square$  D'autres notations de la représentation virgule fixe sont valables:  $Q_{m,k}$  ou  $Q_k^N$
- □ Pour passer d'un nombre décimal fractionnaire à son equivalent en virgule fixe au format Qm.k (en complément à 2) il faut multiplier ce nombre par 2<sup>k</sup>, la partie entière du résultat (appelée valeur entière équivalente VEE) correspond au codage de la partie fractionnaire.

Exemple: Représentez le nombre 0.875 en format Q0.15 signé

Réponse: VEE=  $0.875 \times 2^{15}$ = $28672 = 2^{14} + 2^{13} + 2^{12}$ ; Ainsi  $0.875 = 2^{-1} + 2^{-2} + 2^{-3}$ ;

la représentation en format Q0.15=011100000000000

#### On définit:

- $-N_c$  le nombre de valeurs représentables du codage.
- $-D_R$  Le domaine de définition correspond à l'intervalle regroupant l'ensemble des valeurs représentables par le codage. Les bornes min et max de cet intervalle sont respectivement  $X_{min}$  et  $X_{max}$ .
- -La dynamique d'un codage **D** représente la différence entre la valeur minimale et maximale : $D = X_{max} X_{min}$

$$D_{N(dB)} = 20.\log\left(\frac{\max(|x|)}{\min(|x|)}\right)$$

— La résolution  $\mathbf{R}$  d'un codage représente la somme entre la valeur minimale et la valeur maximale:  $\mathbf{R} = Xmax + Xmin$ 

#### ☐ Pour la représentation complément à2 on a:

- $N_c = 2^N 1$
- $D_R = [X_{min}; X_{max}] = [-2^m; 2^m 2^{-k}] = [-2^{N-1-k}; 2^{N-1-k} 2^{-k}]$
- D= $X_{max}$ - $X_{min}$ = $2^{m+1}$   $2^{-k}$
- Le pas de quantification q=D/Nc=2-k

q est la précision: intervalle entre 2 valeurs Quantifiés adjacentes

• Erreur maximale:  $q/2 = 2^{-(k+1)}$ 

**Exemples:** Pour obtenir une dynamique sur l'intervalle [-1, 1[ ,utiliser le format  $Q_{N-I}$  sur N bits

Format  $Q_{I5}$ : sur 16 bits, le format  $Q_{I5}$  permet de représenter tous les réels entre -1 et 1 avec une précision  $q=2^{-15}$ 

Exemple de codage (6,3,2)



• Exemple : Représentation Q<sub>k</sub> non signée de x=0.1



#### ☐ Choix du format Q<sub>k</sub>

Pour le codage d'un ensemble de valeurs **x** en virgule fixe sur **N** bits signés, la méthode est la suivante:

1) Expliciter la dynamique prévue pour les valeurs de x

$$x \le x_{\text{max}}$$

2) Estimer k<sub>max</sub>, le k maximum permettant d'éviter la saturation, c'est-à-dire vérifiant:

$$k_{\max} = \lfloor -\log_2(x_{\max}) + N - 1 \rfloor$$

- 3) Toutes les valeurs k inférieures à  $k_{max}$  permettent d'éviter la saturation. On choisit la valeur permettant la plus grande précision, c'est à dire  $k_{max}$ .
- 4) Le pas de quantification est alors:

$$q = 2^{-k_{\max}}$$

Dans le cas non signé, on a

$$x_{\text{max}} \le 2^{N-k_{\text{max}}} \quad k_{\text{max}} = \lfloor -\log_2(x_{\text{max}}) + N \rfloor$$

- lacksquare Exemple:  $Q_5$  sur 8 bits
- Partie entière codé sur 3 bits (dont 1 de signe)
- Partie fractionnaire codée sur 5 bits
- Valeurs comprises entre −4 et +3.96875

| #/Poids  | <b>-2</b> <sup>3</sup> | <b>2</b> <sup>1</sup> | <b>2</b> <sup>0</sup> | <b>2</b> -1 | 2-2 | 2-3 | 2-4 | 2-5 |
|----------|------------------------|-----------------------|-----------------------|-------------|-----|-----|-----|-----|
| -3.96875 | 1                      | 0                     | 0                     | 0           | 0   | 0   | 0   | 1   |
| -4       | 1                      | 0                     | 0                     | 0           | 0   | 0   | 0   | 0   |
| 0        | 0                      | 0                     | 0                     | 0           | 0   | 0   | 0   | 0   |
| 3.9375   | 0                      | 1                     | 1                     | 1           | 1   | 1   | 1   | 0   |
| 3.96875  | 0                      | 1                     | 1                     | 1           | 1   | 1   | 1   | 1   |

#### Représentation Qk sur 16 bits

| k  | Précision<br>q | Dynamique pour<br>16 bits signés | Dynamique pour<br>16 bits non signés |
|----|----------------|----------------------------------|--------------------------------------|
| -1 | 2              | [-65536, 65535]                  | [0, 2 <sup>16</sup> -1]              |
| 0  | 1              | [-32768, 32767]                  | [0, 65535]                           |
| 1  | 1/2            | [-16384, 16383]                  | [0, 32767]                           |
| 14 | 2-14           | [-2, 2[                          | [0, 4[                               |
| 15 | 2-15           | [-1, 1[                          | [0, 2[                               |
| 16 | 2-16           | [-0.5, 0.5[                      | [0, 1[                               |
| 17 | 2-17           | [-0.25, 0.25[                    | [0, 0.5[                             |

Entiers Q0

[-1 1[ Q15 sur 16 bits signés [0 1[ Q16 sur 16 bits non signés

#### ☐ Cadrage à gauche ou à droite

Deux représentations particulières liées à la position de la virgule sont couramment utilisées:

- •Cadrage à Droite: Lorsque la virgule est cadrée à droite la valeur codée est entière
- •Cadrage à Gauche: Lorsque celle-ci est cadrée à gauche la donnée est fractionnaire.

Les caractéristiques de ces deux représentations sont présentées dans les tableaux suivants:

| Représentation | Cadrage à gauche | Cadrage à droite                                             | cadrage  |
|----------------|------------------|--------------------------------------------------------------|----------|
| Condition      | m=0 $2^{-(N-1)}$ | k=0                                                          | k+m=N-1  |
| D              | [-1;1-q]         | $\begin{bmatrix} 1 \\ [-2^{N-1}; 2^{N-1} - q] \end{bmatrix}$ | <u> </u> |
|                |                  |                                                              |          |

Représentation CA2

# Chapitre 1

- 1. Généralité
- 2. Représentation en virgule fixe
- **⇒**3. Codage en virgule flottante
  - 4. Codage Virgule fixe Vs codage virgule flottante

■ Aussi appelée représentation en "virgule flottante" est une représentation avec une précision finie, définie selon l'expression

$$x = (-1)^s M \times 2^E$$

- La mantisse M est exprimée sur m bits, avec un format  $Q_{m\text{-}1}$  en complément à 2
- L'exposant *E* est un entier signé sur *e* bits en binaire décalé

 → détermine le nombre de chiffres significatifs

détermine la dynamique

$$1 + m + e = N$$

Opération de normalisation:

Pour rendre la représentation unique, M doit satisfaire en outre:

$$1 \le |M| < 2$$

#### ☐ Format virgule flottante IEEE 754

Format pour N=32 bits (float)



#### Cas spéciaux

Zéro: tous les bits à 0

Underflow: exposant = 00000000<sub>2</sub> Overflow: exposant = 11111111<sub>2</sub>

#### Format virgule flottante IEEE 754

Format pour N=64 bits (double)



fraction (partie fractionnaire de la mantisse)

C2 avec des codes spéciaux

$$x = (-1)^{signe} \times (1, fraction)_2 \times 2^{exposant-1023}$$

# Chapitre 1

- 1. Généralité
- 2. Représentation en virgule fixe
- 3. Codage en virgule flottante
- 4. Codage Virgule fixe Vs codage virgule flottante

#### Analyse de la dynamique

$$D_{N(dB)} = 20.\log\left(\frac{\max(|x|)}{\min(|x|)}\right)$$

- Virgule fixe: Le niveau de dynamique exprimé en dB du codage en virgule fixe est linéaire par rapport au nombre de bits N utilisés par le codage
- $lue{}$  Virgule flottante: Le niveau de dynamique pour une représentation en virgule flottante est fonction du nombre de bits E alloués pour l'exposant :

$$D_{N dB} = 20 \log(2^{2K+1})$$
 avec  $K = 2^{E-1} - 1$ 

Pour cette courbe: codage en virgule flottante, la taille de l'exposant = 1/4 de la longueur totale.



#### Analyse du RSB

$$\rho_{dB} = 10.\log_{10}(\frac{P_{signal}}{P_{bruit}})$$

- □ Pour les signaux de dynamique faible, très sensibles à l'erreur de quantification, la représentation en virgule flottante permet d'obtenir un meilleur RSB.
- □ Pour des signaux de dynamique élevée et pour N identique, le RSB du codage en virgule fixe est supérieur à celui en virgule flottante.

